]> sourceware.org Git - glibc.git/commit
MIPS: Correct the handling of reserved FCSR bits
authorMaciej W. Rozycki <macro@codesourcery.com>
Thu, 22 Aug 2013 16:50:20 +0000 (17:50 +0100)
committerMaciej W. Rozycki <macro@codesourcery.com>
Thu, 22 Aug 2013 16:55:17 +0000 (17:55 +0100)
commitb72ca61b71abd3e2d5b6cdb0680d7179f95be222
tree79913c2c6a952e2eda419b7d0766df4c13b2f48b
parentd1141ff6c875bc53c5ef6cd62b1bbfe91bdccd21
MIPS: Correct the handling of reserved FCSR bits

Reserved bits in the Floating-Point Control and Status Register (FCSR)
should not be implicitly cleared by fedisableexcept or feenableexcept,
there is no reason to.  Among these are the 8 condition codes and one of
the two bits reserved for architecture implementers (bits #22 & #21).

As to the latter, there is no reason to treat any of them as reserved
either, they should be user controllable and settable via __fpu_control
override as the user sees fit.  For example in processors implemented by
MIPS Technologies, such as the 5Kf or the 24Kf, these bits are used to
change the treatment of denormalised operands and tiny results: bit #22
is Flush Override (FO) and bit #21 is Flush to Nearest (FN).  They cause
non-IEEE-compliant behaviour, but some programs may have a use for such
modes of operation; the library should not obstruct such use just as it
does not for the architectural Flush to Zero (FS) bit (bit #24).

Therefore the change adjusts the reserved mask accordingly and also
documents the distinction between bits 22:21 and 20:18.
ports/ChangeLog.mips
ports/sysdeps/mips/fpu/fedisblxcpt.c
ports/sysdeps/mips/fpu/feenablxcpt.c
ports/sysdeps/mips/fpu_control.h
This page took 0.039347 seconds and 5 git commands to generate.